Помощничек
Главная | Обратная связь


Археология
Архитектура
Астрономия
Аудит
Биология
Ботаника
Бухгалтерский учёт
Войное дело
Генетика
География
Геология
Дизайн
Искусство
История
Кино
Кулинария
Культура
Литература
Математика
Медицина
Металлургия
Мифология
Музыка
Психология
Религия
Спорт
Строительство
Техника
Транспорт
Туризм
Усадьба
Физика
Фотография
Химия
Экология
Электричество
Электроника
Энергетика

Магістральну (шинну) організацію зв’язків між усіма функціональними блоками мікропроцесорної системи



Код з доповненням, прямий код, обернений код

3. прямий код, натуральний код, код з доповненням

4. обернений код, двійково-десятковий код

3. ФОРМАТ ЧИСЛА З ФІКСОВАНОЮ КОМОЮ ВИЗНАЧАЄТЬСЯ:

1. мантисою числа та величиною порядку даного числа

2. знаковими розрядами мантиси та порядку даного числа

Кількістю розрядів для цілої та дробової частини числа

4. знаковим розрядом, кількістю розрядів цілої та дробової частини

числа

4. ЦИФРОВИЙ АВТОМАТ – ЦЕ:

1. обчислювальний пристрій;

2. пристрій комбінаційної логіки;

3. пристрій, що містить елементи пам’яті і характеризується сукупністю внутрішніх станів, які він може приймати;

4. запам’ятовуючий пристрій.

 

5. ЕЛЕМЕНТАМИ ПАМ’ЯТІ У ЦИФРОВИХ АВТОМАТАХ СЛУЖАТЬ:

1. тригери;

2. конденсатори;

3. магнітні елементи;

4. польові транзистори МДН структури.

 

6. ТРИГЕР ЗАСТОСОВУЄТЬСЯ ДЛЯ:

1. комутації входу на один з виходів;

2. збереження біту даних;

3. включення або виключення подальших схем;

4. генерування тактових імпульсів.

 

 

7. ЦИФРОВИЙ РЕГІСТР НЕ ПІДТРИМУЄ ОПЕРАЦІЮ:

1. зберігання інформації;

2. інкременту;

3. установки виходів у нуль;

4. установки виходів у одиницю.

 

8. ДО УНІВЕРСАЛЬНОГО РЕГІСТРУ ПАРАЛЕЛЬНО ЗАПИСАНЕ ЧИСЛО 00011100. ПРИ ЗСУВІ В ПРАВО ПІСЛЯ 4-ГО ТАКТУ В РЕГІСТРІ БУДЕ ЗАПИСАНЕ ЧИСЛО:

1. 00000111;

2. 00000001;

3. 00000000;

4. 00000011.

 

9. РЕГІСТРОВИМ ФАЙЛОМ НАЗИВАЮТЬ:

1. блок пам’яті, що побудований на певній кількості тригерів;

2. регістра, що побудований на певній кількості тригерів

3. регістр з паралельним входом і послідовним виходом;

4. регістр з послідовним входом і паралельним виходом.

 

10. ЦИФРОВИЙ ЛІЧИЛЬНИК – ЦЕ ПРИСТРІЙ, ЩО ЗАБЕЗПЕЧУЄ:

1. множення двійкових чисел;

2. запам’ятовування двійкових чисел;

3. множення частоти вхідних імпульсів;

Реєстрацію числа вхідних імпульсів.

 

11. МОДУЛЬ РАХУНКУ ДЛЯ ЛІЧИЛЬНИКА ВИЗНАЧАЄ:

1. число розрядів лічильника;

2. число можливих станів лічильника;

3. напрямок руху;

4. тип коду.

12. МУЛЬТИПЛЕКСОР ЗАСТОСОВУЄТЬСЯ ДЛЯ:

1. підключення одного з входів до виходу;

2. підключення входу до одного з виходів;

3. реалізації множення двійкових чисел;

4. підсумовування двійкових чисел.

 

13. ДЕМУЛЬТИПЛЕКСОР ЗАСТОСОВУЄТЬСЯ ДЛЯ:

1. для визначення адреси одного з N виходів;

2. підключення входу до одного з виходів;

3. реалізації ділення двійкових чисел;

4. перетворення кодів.

 

 

14. ПАРАМЕТР ОРГАНІЗАЦІЯ ЗАПАМ’ЯТОВУЮЧОГО ПРИСТРОЮ ВИЗНАЧАЄ

1. формат даних, що зберігаються в запам’ятовуючому пристрої;

2. розрядність даних, що зберігаються в запам’ятовуючому пристрої, виражена в бітах, байтах або словах;

3. добуток числа слів, що зберігаються, на розрядність слова;

4. максимальний можливий об’єм інформації, що зберігається в

запам’ятовуючому пристрої, виражений в бітах, байтах або словах.

 

15. ЗАСТОСУВАННЯ ОПЕРАТИВНОЇ ПАМ’ЯТІ:

1. Для збереження коду програми

2. Для зберігання вмісту регістрів загального призначення.

3. Для довгострокового збереження даних

Для збереження інформації на час роботи пристрою

 

16. ТВЕРДЖЕННЯ, ЩО ОБ’ЄДНАННЯ МІКРОСХЕМ ЗАПАМ’ЯТОВУЮЧИХ ПРИСТРОЇВ ЗДІЙСНЮЄТЬСЯ ДЛЯ ЗБІЛЬШЕННЯ РОЗРЯДНОСТІ ДАНИХ, ЩО ЗБЕРІГАЮТЬСЯ, ТА ЗБІЛЬШЕННЯ ЄМНОСТІ ПАМ’ЯТІ:

1. вірне;

2. невірне.

 

17. ТВЕРДЖЕННЯ, ЩО ПАМ’ЯТЬ НА 4К МОЖЕ МАТИ КОНФІГУРАЦІЮ 555х8:

1. вірне;

2. невірне.

 

18. ПРИНЦИП МАГІСТРАЛЬНОСТІ У ПОБУДОВІ МІКРОПРОЦЕСОРНИХ СИСТЕМ ВИЗНАЧАЄ:

1. такого поняття не існує;

2. магістральну (шинну) організацію зв’язків між мікропроцесором і

блоком оперативної пам’яті мікропроцесорної системи;

3. магістральну (шинну) організацію зв’язків між мікропроцесорною системою і зовнішніми пристроями введення/виведення;

магістральну (шинну) організацію зв’язків між усіма функціональними блоками мікропроцесорної системи.

 

 

19. ОСОБЛИВІСТЮ ФОННЕЙМАНІВСЬКОЇ АРХІТЕКТУРИ МІКРОПРО-ЦЕСОРА Є ТЕ, ЩО:

1. програма і дані знаходяться у спільній пам’яті, доступ до якої здійснюється по одній шині даних і команд;

2. шини даних і адрес розділені;

3. шини даних і адрес суміщені;

4. пам’ять даних і команд розділені та мають окремі шину даних та шину команд.

20. ОСОБЛИВІСТЮ ГАРВАРДСЬКОЇ АРХІТЕКТУРИ МІКРОПРОЦЕСОРА Є ТЕ, ЩО:

1. програма і дані знаходяться у спільній пам’яті, доступ до якої

здійснюється по одній шині даних і команд;

2. шини даних і шини адреси розділені;

3. пам’ять даних і пам’ять команд розділені та мають окремі шину даних та шину команд;

4. шини даних і шини адреси суміщені.

 

21. МІКРОПРОЦЕСОР МОЖЕ ПРАЦЮВАТИ:

1. під програмним керуванням;

2. під керуванням арифметико-логічного пристрою;

3. під керуванням декодера;

4. під керуванням регістра загального призначення.

 

22. ТРАНСП’ЮТЕРИ ПРИЗНАЧЕНІ ДЛЯ РОБОТИ В:

1. багатопроцесорних обчислювальних системах;

2. персональних комп’ютерах.

 

23. АРИФМЕТИКО-ЛОГІЧНИЙ ПРИСТРІЙ МІКРОПРОЦЕСОРА ПРЕДСТАВЛЯЄ СОБОЮ:

1. комбінаційну схему на основі суматора і логічних елементів;

2. цифровий автомат;

3. схему на тригерах;

4. схему на регістрах.

5.

24. ДЕШИФРАТОР КОМАНД У МІКРОПРОЦЕСОРІ -

1. визначає адресу команди;

2. формує сигнали керування для арифметико-логічного пристрою

згідно з дешифрованим кодом команд;

3. формує сигнали керування для акумулятора згідно з дешифрованим

кодом команд;

4. формує сигнали для пристрою керування згідно з дешифрованим

кодом команд.

 

25. РЕГІСТР ПРАПОРЦІВ АБО ОЗНАК МІКРОПРОЦЕСОРА, ЦЕ -

1. область оперативної пам’яті;

2. один з регістрів загального призначення;

3. набір тригерів, які встановлюються в одиничний (або скидаються в нульовий) стан залежно від операції в арифметико-логічному пристрої

4. різновид пам’яті.

 

26. ВКАЗІВНИК СТЕКА SP МІКРОПРОЦЕСОРА, ЦЕ -

1. регістр, у якому вказується загальна кількість комірок стека;

2. регістр, у якому зберігається адреса початкової комірки стека;

3. регістр, у якому зберігається адреса останньої зайнятої комірки стека;

4. регістр, у якому зберігається адреса першої вільної комірки стека;

 

27. ТВЕРДЖЕННЯ, ЩО СТЕКОВА ПАМ’ЯТЬ МІКРОПРОЕСОРА, ЦЕ Є ОСОБЛИВО ОРГАНІЗОВАНИЙ ОПЕРАТИВНИЙ ЗАПАМ’ЯТОВУЮЧИЙ ПРИСТРІЙ:

1. вірне;

2. невірне.

 

28. РЕЖИМ ПЕРЕРИВАНЬ МІКРОПРОЦЕСОРА ЦЕ:

1. обрив шини даних;

2. обрив шини адрес;

3. режим за вимогою зовнішнього пристрою;

4. неготовність зовнішнього пристрою до роботи.

 

29. АСЕМБЛЕР – ЦЕ:

1. машинний код;

2. цифровий пристрій;

3. мова символічного кодування;

4. вузол процесора.

 

30. МАШИННА КОМАНДА МІСТИТЬ:

1. шапку і робочу частину

2. мітку та коментарі

3. код операції та операнд(и)

Операнди та коментар

31. СТРУКТУРА ПРОГРАМИ НА АСЕМБЛЕРІ

1. мітка, операція, операнд, коментар

 




Поиск по сайту:

©2015-2020 studopedya.ru Все права принадлежат авторам размещенных материалов.